1.????????負責算法IP level model設計和調試
2.????????負責IP driver模型設計和調試
3.????????負責IP level測試用例和框架搭建
4.????????協同RTL設計和驗證部門一起debug
5.????????負責設計IP驗證相關流程和解決相同問題
1.????????本科及以上學歷,計算機相關專業3年或以上軟件開發相關經驗,熟悉軟件開發流程;;
2.????????至少精通一種編程語言,C/C++/Python/Matlab,具有良好的代碼編寫習慣
3.????????熟悉卷積神經網絡模型(CNN)更佳
4.????????有嵌入式軟件或驅動開發相關工作經驗更佳
5.????????有較強的語言表達能力,溝通能力,邏輯分析能力和解決問題能力
6.????????性格沉穩、細致、責任心強、能承受一定的工作壓力,需要具有快速學習能力,具備較強的解決問題和分析問題的思維能力;
1. 負責芯片CP/FT工程及量產測試程序開發、制定量產測試方案,保證項目進度和質量;
2. 負責測試硬件開發;
3. 優化測試方案、提高覆蓋率、優化測試時間、降低測試成本;
4. 解決量產測試異常和良率問題;
5. 協助ESD, HTOL等可靠性測試 ;
1. 本科及以上學歷,3年以上IC量產測試開發經驗;
2. 精通ATE測試原理,熟練使用ATE機臺(93K、J750等);
3. 熟悉C/C++/VB/Perl等腳本開發能力;
4. 具有較強的數據分析和問題解決能力;
5. 熟悉芯片FA和可靠性相關知識和流程;
6. 具備較強的溝通協作能力,自我激勵型人格;具有事業心和職業使命感。
1. 負責AI Camera SoC芯片SDK的模塊開發和技術支持;
2. 配合客戶經理和項目經理對接客戶,收集分析項目需求,為客戶推薦合適的芯片和解決方案
3. 根據項目需要為客戶提供芯片SDK和應用層軟件的定制化配置和定制化開發;
4. 為客戶提供產品培訓, 解決客戶在產品開發中遇到的各種技術問題,幫助客戶實現快速量產.
1. 計算機、通信、電子等相關專業本科及以上學歷,具有3年以上嵌入式產品開發經驗,2年以上IP Camera產品開發經驗;
2. 熟悉海思、安霸等攝像機芯片平臺方案系列處理器的架構及相關編程技術;
3. 精通C/C++,有良好的編程風格;
4. 精通TCP/IP協議棧,熟悉socket編程;
5. 熟悉RTP/RTSP、ONVIF、GB/T 28181等網絡協議;
6. 熟悉linux系統內核、驅動模塊的軟件移植、開發和維護;
7. 熟悉UBL、UBOOT,內核移植,熟悉文件系統制作及燒寫;
8. 熟悉音視頻數字信號編解碼格式(H.264/MPEG, AAC/ MP3…);
9. 熟悉深度學習框架、人臉識別算法應用者更佳
10. 有硬件設計背景,能閱讀電路原理圖、PCB圖者更佳
11. 具有極好的協作能力和溝通能力,樂于主動溝通,具有敏銳的判斷力,善于表達。
1. 進行視覺算法庫的搭建等
2. 在硬件平臺進行算法優化
1. 本科及以上學歷
2. 熟練使用C++,熟悉OpenCV
3. 熟悉MATALB的向量化操作方式
4. 掌握常用圖像處理算法
5. 較強的數學基礎及邏輯分析能力
6. 有硬件平臺的算法優化經驗加分
1、負責軟件接口架構設計,對應linux驅動的設計開發,性能優化;
2、負責對用于FPGA 和SOC 驗證、測試、調試的應用程序架構設計;
3、負責與芯片、硬件人員一起進行BUG的定位,提出解決方案;
4、負責Linux系統及外設驅動的整體性能分析、優化或重構。
1. 具備熟練的C/C++開發技能;
2. 計算機或者微電子相關專業,本科及以上學歷, 5年以上相關工作經驗;
3. 熟悉嵌入式開發,熟悉linux/ARM系統架構、熟悉內核各模塊、熟悉Linux DTS驅動框架,精通內核開發、調試和優化,熟悉U-boot;
4. 熟悉CPU架構,有ARM Cortex-A系列平臺開發經驗,熟悉L1、L2 cache;
5. 熟悉進程間通信,核間通信,多核CPU,多線程架構;
6. 精通外設驅動、硬件管理、I/O控制等,熟悉常用外設協議,如USB 2.0/3.0、以太網、SDIO等;
7. 有良好的邏輯理解分析能力和獨立解決問題的能力,能夠閱讀和理解英文數據手冊。
8. 良好的團隊精神,為人正直,工作態度端正,責任心強,能承擔工作壓力。
1. CNN網絡工具鏈的研發,包括compiler和runtime.
2. 編寫底層算子庫,實現基于芯片特性的編譯器優化。
3. 解決客戶和QA發現的問題。
1. 全日制本科及以上學歷,三年以上工作經驗。
2. 熟悉C++,有較強的編程能力。
3. 熟悉Tensorflow, caffe等通用主流框架或者有相關經驗。
4. 熟悉深度學習的理論知識或者有實際經驗者優先。
5. 擁有DSP或者專用指令優化經驗優先。
1. 負責計算機視覺相關算法在DSP平臺上的移植與開發
2. 和算法工程師,驅動工程師合作,保證軟件的性能,穩定性和可靠性
1. 本科或本科以上學歷,電子、信息、計算機科學,數學等相關專業,3年以上工作經驗
2. 熟悉DSP系統架構及編程原理,有Tensilica/CEVA 等DSP開發經驗
3. 精通C/C++/匯編編程
4. 熟悉Opencv,SLAM,Stereo Depth等算法者優先
5. 有研究精神,工作有熱情
1、負責圖像質量評價和圖像效果調試工作
2、 配合軟件和算法工程師工作,優化Camera整體用戶體驗
1、本科及以上學歷,電子、計算機、光學、圖像等相關專業
2、了解CMOS sensor和ISP pipeline工作原理,熟悉攝像機3A算法
3、具有 Image Quality Tuning 實踐經驗,熟悉圖像主客觀評價工作流程者優先
4、掌握光學影像實驗室常用儀器和軟件的使用方法
5、了解Camera模組相關知識,掌握行業客戶需求
6、良好的溝通能力和表達能力,能夠與技術人員和客戶保持順暢溝通
1. 在圖像處理領域開展算法研究、性能仿真與實現;
2. 參與圖像處理相關模塊設計、實現以及優化;
3. 參與ISP pipeline的架構設計
4. 參與ISP算法C Model的開發和設計
1. 本科及以上學歷,圖像處理或計算機相關專業,聰明勤奮好學的應屆生亦可;
2. 扎實的數字圖像理論基礎,熟練掌握各種圖像處理算法,例如各種濾波器、降噪、銳化、特征提取等;
3. 具備ISP Pipeline相關算法設計經驗者優先,如顏色校準、Demosaic、邊緣增強、降噪等;
4. 具備HDR、防抖、人臉檢測、運動跟蹤、深度估計等算法者優先;
5. 具備3A算法設計經驗者優先;
6. 具備良好的編程能力,掌握C/C++或者Matlab;
7. 性格沉穩、細致、責任心強、能承受一定的工作壓力,需要具有快速學習能力,具備較強的解決問題和分析問題的思維能力;
1. 產品全生命周期的項目管理;
2. 按計劃完成項目的進度管控、與團隊加強質量管控、產品成本管控、費用管控;
3. 帶領團隊完善產品方案,不斷追求完美用戶體驗
1. 本科及以上學歷,計算機、自動化等相關專業畢業5年以上;
2. 有豐富的整機項目管理工作經驗,良好的專業技術背景,一線硬件研發經驗 ;
3. 很好的溝通協調能力,極強的責任心,清晰嚴謹的思路與表達能力;
4. 具備較為全面的智能終端設備相關的知識,以及良好的學習能力與態度;
5. 良好的適應能力與應變能力,很好的工作抗壓能力;
6. 成熟易相處的性格,具備很好的團隊領導能力;
圖像等數據的采集與標注。
軟件、系統、硬件相關測試輔助。
計算機相關專業,大專及以上院校在讀學生
1. 云端服務API后臺開發
2. 云端數據管理平臺的開發
1. 學習能力強,對新技術保持好奇心
2. 優秀的數據結構、基本算法、網絡、并發編程等基礎知識
3. 對服務器端程序性能優化有經驗
4. 較好的動手解決問題的能力,對開源的工具有廣泛的了解
5. python/php/java/nodejs/c 等主流的語言,熟練使用一種
6. 本科及以上學歷,三年以上后臺開發經驗
7. 有物聯網產品后臺開發或者機器學習經驗者優先
1. 智能人機交互(圖像處理、計算機視覺檢測跟蹤識別、輸入信號處理、語音合成、語音識別)產品開發工作
2. 圖像/語音相關SDK的開發
3. 圖像/語音數據的收集和處理平臺搭建與開發
1. 熟練掌握Java/C++/C語言開發和設計模式
2. 熟悉驅動開發
3. 有Android應用(含NDK)開發經驗,熟悉Linux環境編程
4. 有iOS應用開發經驗
5. 有計算機視覺圖像處理、物體檢測跟蹤識別、語音輸入信號處理、語音識別、語音合成或自然語言處理相關研發經驗者優先考慮
6. 有圖像/語音數據分析,挖掘,和數據倉庫建模的項目實踐經驗者優先
7. 工作認真負責,嚴謹細致,對技術富有鉆研精神,有良好的創新精神和團隊精神
1. 負責研究SLAM、多傳感器融合、地圖構建以及定位等算法
2. 負責算法在嵌入式平臺的實現、優化以及產品化
3. 負責算法計算性能優化,并推動其應用
1. 計算機及相關專業,碩士及以上學歷
2. 理解成像原理,具有投影幾何的基本知識
3. 熟悉基本圖像處理算法,有opencv的使用經驗
4. 精通C++ (包含C++11.0)
5. 線性代數基礎扎實
6. Matlab技能是一個strong plus
7. 熟悉Linux環境是一個strong plus
8. 較強的邏輯思維能力以及算法實現能力
9. 具有良好的溝通能力和團隊合作精神
1. 負責需求調研、可行性分析和方案設計
2. 負責嵌入式系統驅動開發與調試,系統移植與優化以及核心應用代碼編寫和調試
3. 負責硬件生產與測試相關工具的開發
4. 負責提升產品的質量、性能和穩定性
1. 本科學歷,計算機相關專業
2. 5年或以上嵌入式軟件開發經驗,熟悉軟件開發流程
3. 精通C/C++語言,具有良好的代碼編寫習慣
4. 精通Linux操作系統環境編程
5. 熟悉ARM處理器架構與基本硬件接口
6. 具有CUDA編程經驗開發者優先
7. 具有Camera嵌入式軟件開發經驗者優先
8. 具有深度學習相關算法在終端開發與優化經驗者優先
9. 具有較強邏輯分析能力、學習能力和獨立解決問題的能力
10. 具有良好的溝通能力和團隊合作精神,具有強烈的責任心和鉆研精神
1. 負責計算機視覺、深度學習相關的技術系統與產品的研發工作
2. 負責計算機視覺、深度學習相關方向的技術難點攻關與前瞻研究
3. 負責算法計算性能優化,并推動其上線應用
1. 創造性思維,富有想象力,有推進人工智能的理想和使命感
2. 在深度學習、統計機器學習、計算機視覺、最優化方法等方面有較深入的研究
3. 熟悉物體(人體、人臉、通用目標)檢測、跟蹤與識別的基本算法
4. 較強的邏輯思維能力以及算法實現能力
5. 具有良好的溝通能力和團隊合作精神
1. 負責機器學習算法的研究和開發
2. 負責常用機器學習框架(caffe,theano,torch)的搭建
3. 負責圖像識別庫training dataset采集,整理,訓練
1. 計算機專業、機器學習專業、自然語言處理,生物工程,人工智能,統計學相關專業
2. 碩士學歷三年(含)以上機器學習/模式識別開發經驗,博士一年(含)以上機器學習/模式識別經驗
3. 精通Matlab/Python/C++等編程語言,熟悉嵌入式系統開發
4. 能夠熟練閱讀英文技術資料并撰寫英文技術文檔
5. 具有工作主動自覺性和較快的適應工作能力,具有團隊精神、較強的分析和表達能力
1. Creating test plan according to design spec
2. Designing and developing verification environment;
3. Debugging SoC regression failure
4. Creating system checker/monitors and system UVCs, code & function coverage in SOC
5. Creating C test case running on ARM in SOC
6. Creating UVM test case in SOC
1. Education and Experience-Bachelor or above with 3 years of work experience
2. Skills and Knowledge-
Verilog
System Verilo
UVM
Perl/Python/Tcl
AXI/AHB/APB
Co-sim between hardware and software is an additional plus
C/C++ is an additional plus
MIPI/USB/Ethernet/PCIE/SATA/SPI/I2C/etc. experience is an additional plus
ARM related experience is an additional plus
1. Participate in SoC level DFT architecture definition.
2. Implement DFT strategy for the SoC chips, cooperating with design team
3. Implement basic DFT schemes, including scan, boundary scan, Mem BIST and Logic BIST.
4. Develop the high coverage and cost effective test patterns.
5. Verify all DFT logics and test patterns with simulation and static timing analysis tool.
6. Support other teams for DFT related problems.
1. Either Bachelor or Master degree, 2+ years related experience required.
2. Basic knowledge of IC design flow, including coding, simulation, verification, synthesis and STA
3. Good understanding of the General DFT methodology such as BIST, SCAN, JTAG and ATPG.
4. Knowledge on and familiar with basic Mentor/ Synopsys DFT flow and tools
5. Proficient in Verilog/VHDL language
6. Be familiar with Shell/TCL/Perl program, or skilled in C program
7. Good English communication skills
8. Self-motivated and good team player
1. Understanding algorithm requirement and implement with verilog
2. System verification, debugging and performance analyzing
3. Building block level verification environment, writing block level test vectors.
4. Prepare architecture specification for IC circuits and assist in ensuring correct circuit implementation.
5. RTL coding to verify against circuit implementation; Perform integration into SOCs.
6. Verify functions by creating test cases, and modify test benches to work with internal simulation environment.
7. Develop test environments and analysis coverage.
8. Module and chip level synthesize with sdc/upf.
9. Assist with chip bring up and perform silicon functional/performance validation.
10. Define timing and power specifications, and identify timing solutions.
11. Assist with backend team on perform place-and-route and timing analysis of modules
1. BS or above in EE or related
2. 5+ years of working experiences in ASIC design
3. Strong Verilog programming ability, familiar with mainstream of frond-end ASIC design flow & design tools
4. Perl, Shell and C++ scripting language is a must
5. Familiar with frontend integration flow
6. Strong problem solving and debugging skills
7. Knowledge of image processing is a plus
8. Good communication skills and strong team-player mindset